316光耦help
316光耦驱动600v600aigbt模块(见附件),驱动电压大约12v-8v。门极电阻1欧2欧。负载为电机,当电压调到20v时检测电流不足50a。316的fault输出为低,保护动作了,vce的波形还没检测。但是驱动门极波形未见失真,也就是欠饱和状态似乎没出现。请各位高手帮忙分析可能有哪些原因引起保护。谢了 没人回答啊 写了两次,马桶浏览器都死掉了
楼主你的fault脚接错了,fault应该加Rf电阻接到Vcc1,且Rf要保证5V/Rf大约为12mA才行 回复 1# zhangzhen75
而且你把fault接到Vin+脚是想实现什么呢? 建议你仔细看一下HCPL319的datasheet,里面介绍的应用电路很详细,还有一些fault脚电平以及输出电流的介绍 哎,fault上拉了,他是个三态的家伙,把六路线与了一下,也就是vdes检测到vce过于7v时那么fault拉低,导致所有器件的vin+拉低,此时按照协议,其他几路无fault的器件,vin-就不起作用了,差不多就是输入互锁,这个电路是没问题的。
我是问,能够导致fault输出的原因,比如驱动能力,干扰等等,还有哪些原因和要注意的地方。
注意 fault没接错,他只是个输出,怎么接没关系,内部逻辑是采集14脚电压封锁的。
谢谢各位 继续努力 高人呢?现身啊 本帖最后由 flyingmind 于 2009-11-23 21:46 编辑
我是说,Fault的输出上拉电阻Rf你取得太大了(4.7k),Vin+上拉你取4.7k是没有问题的
昨天我前面写的很详细,论坛系统出问题,就没了,写了第三遍我就写的很简单了
因为两个上拉电阻值不一样,所以不能接在一起
你系统电流没到50A就保护,很可能是fault信号由于流经电流小,被干扰了 我已经说过,现在的fault是输出信号,他即使受到干扰变低了也不会影响316内部逻辑,因为他是输出,现在的问题是,Vdes端可能受干扰或别的原因引起内部比较电路动作封锁了输出;fault引脚我未作任何处理,目前。
另,fault的电流是指输出的最大电流,即,上拉电阻不能小于某值,你的说法完全没道理啊!!!
请高手解惑 写了两次,马桶浏览器都死掉了
楼主你的fault脚接错了,fault应该加Rf电阻接到Vcc1,且Rf要保证5V/Rf大约为 ...
flyingmind 发表于 2009-11-22 17:22 http://bbs.simol.cn/images/common/back.gif
应该是小雨12ma的 !! 我理解错了,那你只有找找干扰问题了,这与原理图无关了,呵呵
页:
[1]