dgdz 发表于 2014-8-7 10:12

超大规模集成电路物理设计:从图分割到时序收敛


本书囊括了物理设计的各个方面,从基本概念开始,到网表划分、芯片规划和布局布线,最后是时序收敛,讨论了布局、布线和网表重组中的时序分析和相关最优化。本书在当今的纳米时代重新审视了芯片设计实现的基本算法体系,向读者展示了物理设计的基本算法及其在工程实例中的应用。其主要特点如下:1)系统地介绍和评价了电路设计生成芯片几何版图所用到的技术及其算法;2)强调超大规模集成电路(VLSI)的数字电路设计与算法,例如现场可编程门阵列(FPGA)的系统划分、专用集成电路(ASIC)的时钟网综合等;3)结合基础、时代挑战和最新成果,力促读者实现VLSI布局布线和性能驱动软件工具。本书是电子设计自动化领域中为数不多的精品,适合集成电路设计、自动化、计算机专业的高年级本科生、研究生和工程界的相关人士阅读。

作者: (美)Andrew B.Kahng
出版社: 机械工业出版社
副标题: 从图分割到时序收敛
原作名: VLSI Physical Design:From Graph Partitioning to Timing Closure
译者: 于永斌
出版年: 2014-6-24
页数: 271
定价: 78
丛书: 国际电气工程先进技术译丛
ISBN: 9787111462972

dgdz 发表于 2014-8-7 10:18

文章分享:芯片规划
页: [1]
查看完整版本: 超大规模集成电路物理设计:从图分割到时序收敛